LCMXO2-256HC-4TG100C original e novo com preço competitivo em estoque fornecedor IC
Atributos do produto
Código Pbfree | Sim |
Código Rohs | Sim |
Código do Ciclo de Vida da Peça | Ativo |
Fabricante IHS | LATTICE SEMICONDUTOR CORP. |
Código do pacote de peças | QFP |
Descrição do pacote | LFQFP, |
Contagem de alfinetes | 100 |
Alcance o Código de Conformidade | compatível |
Código ECCN | EAR99 |
Código HTS | 8542.39.00.01 |
Fabricante Samacsys | Semicondutor de treliça |
Recurso Adicional | TAMBÉM FUNCIONA COM ALIMENTAÇÃO NOMINAL DE 3,3 V |
Código JESD-30 | S-PQFP-G100 |
Código JESD-609 | e3 |
Comprimento | 14mm |
Nível de sensibilidade à umidade | 3 |
Número de entradas dedicadas | |
Número de linhas de E/S | |
Número de entradas | 55 |
Número de saídas | 55 |
Número de terminais | 100 |
Temperatura operacional máxima | 85°C |
Temperatura operacional-mín. | |
Organização | 0 ENTRADAS DEDICADAS, 0 E/S |
Função de saída | MISTURADO |
Material do corpo da embalagem | PLÁSTICO/EPÓXI |
Código do pacote | LFQFP |
Código de equivalência de pacote | TQFP100,.63SQ |
Formato do pacote | QUADRADO |
Estilo do pacote | FLATPACK, PERFIL BAIXO, PASSO FINO |
Método de embalagem | BANDEJA |
Temperatura de pico de refluxo (Cel) | 260 |
Suprimentos de energia | 2,5/3,3 V |
Tipo de lógica programável | FLASH PLD |
Atraso de propagação | 7,36ns |
Status de qualificação | Não qualificado |
Altura sentada máxima | 1,6 mm |
Tensão de alimentação máxima | 3,462V |
Tensão de alimentação-mín. | 2,375V |
Tensão de alimentação-Nom | 2,5 V |
Montagem em superfície | SIM |
Grau de temperatura | OUTRO |
Acabamento terminal | Estanho fosco (Sn) |
Formulário Terminal | ASA DE GAIVOTA |
Passo terminal | 0,5 mm |
Posição terminal | QUADRO |
Tempo@Pico Temperatura de refluxo-Máx. (s) | 30 |
Largura | 14mm |
Introdução do produto
O Dispositivo Lógico Complexo Programável (CPLD) é um Circuito Integrado de Aplicação Específica (ASIC) no Circuito Integrado LSI (Circuito Integrado de Grande Escala).É adequado para projetos de sistemas digitais de controle intensivo e seu controle de atraso é conveniente.CPLD é um dos dispositivos de crescimento mais rápido em circuitos integrados.
Componentes do CPLD
CPLD é um dispositivo lógico programável complexo com grande escala e estrutura complexa, que pertence à gama de grande escalacircuitos integrados.
O CPLD tem cinco partes principais: bloco de matriz lógica, unidade macro, prazo de produto estendido, matriz com fio programável e bloco de controle de E/S.
1. Bloco de matriz lógica (LAB)
Um bloco de matriz lógica consiste em uma matriz de 16 células macro e vários LABS são conectados entre si por uma matriz programável (PIA) e um barramento global
2. Unidade macro
A unidade macro da série MAX7000 consiste em três blocos funcionais: uma matriz lógica, uma matriz de seleção de produto e um registro programável.
3. Prazo estendido do produto
Um termo de produto de cada célula da macro pode ser enviado inversamente de volta à matriz lógica.
4. PIA de matriz com fio programável
Cada LAB pode ser conectado para formar a lógica necessária por meio do array com fio programável.Este barramento global é um canal programável que pode conectar qualquer fonte de sinal do dispositivo ao seu destino.
5. Bloco de controle de E/S
O bloco de controle de E/S permite que cada pino de E/S seja configurado individualmente para entrada/saída e operação bidirecional.
Comparação de CPLD e FPGA
Embora ambosFPGAeCPLDsão dispositivos ASIC programáveis e possuem muitas características em comum, devido às diferenças na estrutura do CPLD e FPGA, possuem características próprias:
1.CPLD é mais adequado para completar vários algoritmos e lógica combinatória, e FP GA é mais adequado para completar lógica sequencial.Em outras palavras, o FPGA é mais adequado para estruturas ricas em flip-flops, enquanto o CPLD é mais adequado para estruturas limitadas em flip-flops e ricas em termos de produtos.
2.A estrutura de roteamento contínuo do CPLD determina que seu atraso de tempo seja uniforme e previsível, enquanto a estrutura de roteamento segmentado do FPGA determina sua imprevisibilidade de atraso.
3.FPGA tem mais flexibilidade do que CPLD na programação.O CPLD é programado modificando a função lógica com um circuito de conexão interna fixa, enquanto o FPGA é programado alterando a fiação da conexão interna.FP GA pode ser programado em uma porta lógica, enquanto CPLD é programado em um bloco lógico.
4.A integração do FPGA é superior à do CPLD e possui estrutura de fiação e implementação lógica mais complexas.
5.CPLD é mais conveniente de usar do que FPGA.Programação CPLD usando tecnologia E2PROM ou FASTFLASH, sem chip de memória externo, fácil de usar.Porém, as informações de programação do FPGA precisam ser armazenadas na memória externa e o método de uso é complicado.
6. Os CPLDS são mais rápidos que os FPgas e têm maior previsibilidade de tempo.Isso ocorre porque FPGas são programação em nível de porta e interconexões distribuídas são adotadas entre CLBS, enquanto CPLDS são programação em nível de bloco lógico e as interconexões entre seus blocos lógicos são agrupadas.
7. Na forma de programação, o CPLD é baseado principalmente na programação de memória E2PROM ou FLASH, tempos de programação de até 10.000 vezes, a vantagem é que o sistema desliga as informações de programação não são perdidas.O CPLD pode ser dividido em duas categorias: programação no programador e programação no sistema.A maior parte do FPGA é baseada na programação SRAM, as informações de programação são perdidas quando o sistema é desligado e os dados de programação precisam ser gravados de volta na SRAM de fora do dispositivo sempre que ele é ligado.A sua vantagem é que pode ser programado a qualquer momento, podendo ser programado rapidamente na obra, de forma a obter uma configuração dinâmica ao nível da placa e do sistema.
8. A confidencialidade do CPLD é boa, a confidencialidade do FPGA é baixa.
9.Em geral, o consumo de energia do CPLD é maior que o do FPGA e quanto maior o grau de integração, mais óbvio.