Novo original xqr17v16cc44v estoque de ponto fpga campo programável portão matriz lógica ic chip circuitos integrados
Especificações | |
Categoria de memória | BAILE DE FORMATURA |
Densidade | 16777 kbps |
Número de palavras | 2.000 mil |
Bits por palavra | 8 bits |
Tipo de pacote | CERÂMICA, LCC-44 |
Alfinetes | 44 |
Família Lógica | CMOS |
Tensão de alimentação | 3,3V |
Temperatura de operação | -55 a 125°C (-67 a 257°F) |
A Xilinx apresenta os PROMs de configuração QML de alta densidade QPro™ XQR17V16 série Radiation Hardened que fornecem um método fácil de usar e econômico para armazenar grandes fluxos de bits de configuração Xilinx FPGA.O XQR17V16CC44V é um dispositivo de 3,3 V com capacidade de armazenamento de 16 Mb e pode operar em modo serial ou byte-wide.para diagrama de blocos simplificado da arquitetura do dispositivo XQR17V16.
Quando o FPGA está no modo Master Serial, ele gera um clock de configuração que aciona o PROM.Após um curto tempo de acesso após a transição ascendente do clock, os dados aparecem no pino de saída PROM DATA que está conectado ao pino FPGA DIN.O FPGA gera o número apropriado de pulsos de clock para completar a configuração.Uma vez configurado, desativa o PROM.Quando o FPGA está no modo Slave Serial, o PROM e o FPGA devem ser sincronizados por um sinal de entrada.
Quando o FPGA está no modo Master SelectMAP, ele gera o relógio de configuração que aciona o PROM e o FPGA.Após a borda ascendente do CCLK, os dados estão disponíveis nos pinos PROMs DATA (D0-D7).Os dados serão cronometrados no FPGA na próxima borda ascendente do CCLK.Quando o FPGA está no modo Slave SelectMAP, o PROM e o FPGA devem ser sincronizados por um sinal de entrada.Um oscilador de funcionamento livre pode ser usado para acionar o CCLK.Vários dispositivos podem ser concatenados usando a saída CEO para acionar a entrada CE do dispositivo seguinte.As entradas de clock e as saídas DATA de todos os PROMs nesta cadeia estão interligadas.Todos os dispositivos são compatíveis e podem ser conectados em cascata com outros membros da família.Para programação de dispositivos, o software Xilinx ISE Foundation ou ISE WebPACK compila o arquivo de design FPGA em um formato Hex padrão, que é então transferido para a maioria dos programadores PROM comerciais.
Características
• Latch-Up imune a LET >120 MeV/cm2/mg
• TID garantido de 50 kRad(Si) de acordo com a especificação 1019.5
• Fabricado em substrato epitaxial
• Capacidade de armazenamento de 16 Mbits
• Operação garantida em toda a faixa de temperatura militar: –55°C a +125°C
• Memória somente leitura programável única (OTP) projetada para armazenar fluxos de bits de configuração de dispositivos Xilinx FPGA
• Modos de configuração dupla
♦ Configuração serial (até 33 Mb/s)
♦ Paralelo (até 264 Mb/s a 33 MHz)
• Interface simples para os FPGAs Xilinx QPro
• Em cascata para armazenar fluxos de bits mais longos ou múltiplos
• Polaridade de redefinição programável (ativa alta ou ativa baixa) para compatibilidade com diferentes soluções FPGA
• Processo de porta flutuante CMOS de baixa potência
• Tensão de alimentação de 3,3 V
• Disponível em embalagens cerâmicas CK44(1)
• Suporte de programação dos principais fabricantes de programadores
• Suporte de design usando os pacotes de software ISE Foundation ou ISE WebPACK
• Retenção de dados garantida por 20 anos de vida
Programação
Os dispositivos podem ser programados em programadores fornecidos pela Xilinx ou por fornecedores terceirizados qualificados.O usuário deve garantir que o algoritmo de programação apropriado e a versão mais recente do software do programador sejam usados.A escolha errada pode danificar permanentemente o dispositivo.
Descrição
• Latch-Up imune a LET >120 MeV/cm2/mg
• TID garantido de 50 kRad(Si) de acordo com a especificação 1019.5
• Fabricado em substrato epitaxial
• Capacidade de armazenamento de 16 Mbits
• Operação garantida em toda a faixa de temperatura militar: –55°C a +125°C
• Memória somente leitura programável única (OTP) projetada para armazenar fluxos de bits de configuração de dispositivos Xilinx FPGA
• Modos de configuração dupla
♦ Configuração serial (até 33 Mb/s)
♦ Paralelo (até 264 Mb/s a 33 MHz)
• Interface simples para os FPGAs Xilinx QPro
• Em cascata para armazenar fluxos de bits mais longos ou múltiplos
• Polaridade de reinicialização programável (ativa Alta ou ativa
Baixo) para compatibilidade com diferentes soluções FPGA
• Processo de porta flutuante CMOS de baixa potência
• Tensão de alimentação de 3,3 V
• Disponível em embalagens cerâmicas CK44(1)
• Suporte de programação por programador líder
fabricantes
• Suporte de design usando a ISE Foundation ou ISE
Pacotes de software WebPACK
• Retenção de dados garantida por 20 anos de vida