SN74ACT244PWR Buffers de 8 canais, 4,5 V a 5,5 V com entradas CMOS compatíveis com TTL e saídas de 3 estados
Atributos do produto
| RoHS da UE | Compatível |
| ECCN (EUA) | EAR99 |
| Status da peça | Ativo |
| HTS | 8542.39.00.01 |
| Automotivo | No |
| PPAP | No |
| Família Lógica | AGIR |
| Função Lógica | Driver de buffer/linha |
| Número de elementos por chip | 2 |
| Número de canais por chip | 8 |
| Número de entradas por chip | 8 |
| Número de habilitações de entrada por chip | 0 |
| Número de saídas por chip | 8 |
| Número de habilitações de saída por chip | 2 Baixo |
| Espera de ônibus | No |
| Polaridade | Não inversora |
| Tempo máximo de atraso de propagação @ CL máximo (ns) | 9@4.5V to 5.5V |
| Tempo de atraso de propagação absoluto (ns) | 10,5 |
| Processo tecnológico | CMOS |
| Tipo de sinal de entrada | Final único |
| Tipo de saída | 3 estados |
| Corrente máxima de saída de baixo nível (mA) | 24 |
| Corrente máxima de saída de alto nível (mA) | -24 |
| Tensão Mínima de Alimentação Operacional (V) | 4,5 |
| Tensão de alimentação operacional típica (V) | 5 |
| Tensão máxima de alimentação operacional (V) | 5.5 |
| E/S tolerantes (V) | 5.5 Entradas |
| Corrente Quiescente Máxima (uA) | 4 |
| Condição de teste de atraso de propagação (pF) | 50 |
| Temperatura Mínima de Operação (°C) | -40 |
| Temperatura máxima de operação (°C) | 85 |
| Grau de temperatura do fornecedor | Comercial |
| Embalagem | Fita e carretel |
| Montagem | Montagem em superfície |
| Altura do pacote | 1,05 (máx.) |
| Largura do pacote | 4,5 (máx.) |
| Comprimento do pacote | 6,6 (Máx.) |
| PCB alterado | 20 |
| Nome do pacote padrão | POP |
| Pacote do Fornecedor | TSSOP |
| Contagem de alfinetes | 20 |
| Formato de chumbo | Asa de gaivota |
Introdução detalhada
Esses buffers e drivers octais SNx4ACT244 são projetados especificamente para melhorar o desempenho e a densidade de drivers de endereço de memória de 3 estados, drivers de relógio e receptores e transmissores orientados a barramento.Os dispositivos SNx4ACT244 são organizados como dois buffers e drivers de 4 bits com entradas separadas para habilitação de saída (OE).Quando OE está baixo, o dispositivo passa dados não invertidos das entradas A para as saídas Y.Quando OE está alto, as saídas estão no estado de alta impedância.
Escreva aqui sua mensagem e envie para nós












