pedido_bg

produtos

TMS320F28015PZA Novo e original conversor DC para DC e chip regulador de comutação

Pequena descrição:

O TMS320F2809, TMS320F2809-Q1, TMS320F2808, TMS320F2808-Q1 TMS320F2806, TMS320F2802, TMS320F2801-Q1, TMS320F28015-Q1, TMS320F28016-Q1, TMS320C28 Os dispositivos 02-Q1 e TMS320C2801, membros da geração TMS320C28x DSP, são altamente integrados e de alto desempenho soluções para aplicações de controle exigentes

Detalhes do produto

Etiquetas de produto

Atributos do produto

RoHS da UE Compatível
ECCN (EUA) 3A991A2
Status da peça Ativo
HTS 8542.31.00.01
Automotivo No
PPAP No
Nome de família TMS320
Arquitetura do conjunto de instruções Harvard
Núcleo do dispositivo C28x
Arquitetura Central C28x
Formato Numérico e Aritmético Ponto flutuante
Largura do barramento de dados (bit) 32
Tipo de memória de programa Clarão
Tamanho da memória do programa 32 KB
Tamanho da RAM 12 KB
Programabilidade Sim
Tipo de interface CAN/I2C/SPI/UART
Número de E/S 35
Número de ADCs Solteiro
Canais ADC 16
Resolução ADC (bit) 12
Velocidade do clock de entrada do dispositivo (MHz) 100
USART 0
UART 1
USB 0
IPS 2
I2C 1
I2S 0
PODE 1
Ethernet 0
Tensão Mínima de Alimentação Operacional (V) 1,71|3,14
Tensão de alimentação operacional típica (V) 1.8|3.3
Tensão máxima de alimentação operacional (V) 1,89|3,47
Temperatura Mínima de Operação (°C) -40
Temperatura máxima de operação (°C) 85
Embalagem Bandeja
Montagem Montagem em superfície
Altura do pacote 1,45 (máx.)
Largura do pacote 14,2 (Máx.)
Comprimento do pacote 14,2 (Máx.)
PCB alterado 100
Nome do pacote padrão QFP
Pacote do Fornecedor LQFP
Contagem de alfinetes 100
Formato de chumbo Asa de gaivota

características do produto

• Tecnologia CMOS estática de alto desempenho
– 100 MHz (tempo de ciclo de 10 ns)
– 60 MHz (tempo de ciclo de 16,67 ns)
– Design de baixo consumo de energia (núcleo de 1,8 V, 3,3 VI/O)
• Suporte para varredura de limites JTAG
– Porta de acesso de teste padrão IEEE 1149.1-1990 e arquitetura de varredura de limite
• CPU de 32 bits de alto desempenho (TMS320C28x)
– Operações MAC 16 × 16 e 32 × 32
– MAC duplo 16 × 16
– Arquitetura de ônibus de Harvard
– Operações atômicas
– Resposta e processamento rápidos de interrupção
– Modelo de programação de memória unificada
– Eficiente em termos de código (em C/C++ e Assembly)
• Memória no chip
– F2809: flash 128K × 16, 18K × 16 SARAM
F2808: flash 64K × 16, 18K × 16 SARAM
F2806: flash 32K × 16, 10K × 16 SARAM
F2802: flash 32K × 16, 6K × 16 SARAM
F2801: flash 16K × 16, 6K × 16 SARAM
F2801x: flash 16K × 16, 6K × 16 SARAM
– ROM OTP 1K × 16 (somente dispositivos flash)
– C2802: 32K × 16 ROM, 6K × 16 SARAM
C2801: 16K × 16 ROM, 6K × 16 SARAM
• ROM de inicialização (4K × 16)
– Com modos de inicialização de software (via SCI, SPI, CAN, I2C e E/S paralela)
– Tabelas matemáticas padrão
• Relógio e controle do sistema
– Oscilador no chip
– Módulo temporizador Watchdog
• Qualquer pino GPIO A pode ser conectado a uma das três interrupções de núcleo externo
• Bloco Peripheral Interrupt Expansion (PIE) que suporta todas as 43 interrupções periféricas
• Endianidade: Little endian
• Chave/bloqueio de segurança de 128 bits
– Protege blocos flash/OTP/L0/L1
– Impede a engenharia reversa do firmware
• Três temporizadores de CPU de 32 bits
• Periféricos de controle aprimorados
– Até 16 saídas PWM
– Até 6 saídas HRPWM com resolução MEP de 150 ps
– Até quatro entradas de captura
– Até duas interfaces de encoder de quadratura
– Até seis temporizadores de 32 bits/seis de 16 bits
• Periféricos de porta serial
– Até 4 módulos SPI
– Até 2 módulos SCI (UART)
– Até 2 módulos CAN
– Um barramento de circuito interintegrado (I2C)
• ADC de 12 bits, 16 canais
– Multiplexador de entrada de 2 × 8 canais
– Dois sample-and-hold
– Conversões únicas/simultâneas
– Taxa de conversão rápida:
80 ns - 12,5 MSPS (somente F2809)
160 ns - 6,25 MSPS (280x)
267 ns - 3,75 MSPS (F2801x)
– Referência interna ou externa
• Até 35 programáveis ​​individualmente, multiplexados
Pinos GPIO com filtragem de entrada
• Recursos avançados de emulação
– Funções de análise e ponto de interrupção
– Depuração em tempo real via hardware
• O apoio ao desenvolvimento inclui
– Compilador/assembler/vinculador ANSI C/C++
– IDE Code Composer Studio™
–SISTEMA/BIOS
– Bibliotecas de software de controle digital de motor e potência digital
• Modos de baixo consumo e economia de energia
– Modos IDLE, STANDBY, HALT suportados
– Desativar relógios periféricos individuais
• Opções de pacote
– Flatpack quádruplo fino (PZ)
–MicroStar BGA™ (GGM, ZGM)
• Opções de temperatura
– A: –40°C a 85°C (PZ, GGM, ZGM)
– S: –40°C a 125°C (PZ, GGM, ZGM)
– Q: –40°C a 125°C (PZ)
(Qualificação AEC-Q100 para aplicações automotivas)

Aplicativo

• Acionamento e controle do motor
• Potência digital

  • Anterior:
  • Próximo:

  • Escreva aqui sua mensagem e envie para nós