XC2C256-7TQG144C qfp144 xilinx chips 1.8v quantidade de entrada-saída 118 flash pld ic eletrônico
Atributos do produto
TIPO | DESCRIÇÃO | SELECIONAR |
Categoria | Circuitos Integrados (ICs) |
|
Fabricante | AMD Xilinx |
|
Series | CoolRunner II |
|
Pacote | Bandeja |
|
Status do produto | Ativo |
|
Tipo programável | Em sistema programável |
|
Tempo de atraso tpd(1) Máx. | 6,7ns |
|
Alimentação de Tensão – Interna | 1,7 V ~ 1,9 V |
|
Número de elementos/blocos lógicos | 16 |
|
Número de macrocélulas | 256 |
|
Número de portões | 6.000 |
|
Número de E/S | 118 |
|
Temperatura de operação | 0°C ~ 70°C (TA) |
|
Tipo de montagem | Montagem em superfície |
|
Pacote/Caso | 144-LQFP |
|
Pacote de dispositivos do fornecedor | 144-TQFP (20×20) |
|
Número básico do produto | XC2C256 |
|
Reportar erro nas informações do produto
Ver semelhante
Documentos e mídia
TIPO DE RECURSO | LINK |
Folhas de dados | Folha de dados XC2C256 |
Informação Ambiental | Certificado Xiliinx RoHS |
Produto em destaque | CPLDs CoolRunner™-II |
Montagem/Origem PCN | Mult Dev LeadFrame Var. 29/out/2018 |
Folha de dados HTML | Folha de dados XC2C256 |
Classificações Ambientais e de Exportação
ATRIBUTO | DESCRIÇÃO |
Status RoHS | Compatível com ROHS3 |
Nível de sensibilidade à umidade (MSL) | 3 (168 horas) |
Estado do REACH | REACH não afetado |
ECCN | EAR99 |
HTSU | 8542.39.0001 |
Um dispositivo lógico programável complexo (CPLD) é um dispositivo lógico com matrizes E/OU e macrocélulas completamente programáveis.Macrocélulas são os principais blocos de construção de um CPLD, que contêm operações lógicas complexas e lógica para implementar expressões disjuntivas de forma normal.Os arrays AND/OR são completamente reprogramáveis e responsáveis por executar diversas funções lógicas.Macrocélulas também podem ser definidas como blocos funcionais responsáveis por realizar lógica sequencial ou combinatória.
Um dispositivo lógico programável complexo é um produto inovador em comparação com dispositivos lógicos anteriores, como matrizes lógicas programáveis (PLAs) e lógica de matriz programável (PAL).Os dispositivos lógicos anteriores não eram programáveis, então a lógica foi construída combinando vários chips lógicos.Um CPLD tem uma complexidade entre PALs e arrays de portas programáveis em campo (FPGAs).Ele também possui os recursos arquitetônicos de PALs e FPGAs.A principal diferença arquitetônica entre um CPLD e um FPGA é que os FPGAs são baseados em tabelas de consulta, enquanto os CPLDs são baseados em sea-of-gates.
As características comuns dos CPLDs e FPGAs são que ambos possuem um grande número de portas e disposições flexíveis para lógica.Considerando que os recursos comuns entre CPLDs e PALs incluem memória de configuração não volátil.Os CPLDs são líderes no mercado de dispositivos lógicos programáveis, possuindo múltiplos benefícios como programação avançada, baixo custo, não voláteis e fáceis de usar.
Adispositivo lógico programável complexo(CPLD) é umdispositivo lógico programávelcom complexidade entre a deParceiroseFPGAse características arquitetônicas de ambos.O principal alicerce do CPLD é ummacrocélula, que contém implementação lógicaforma normal disjuntivaexpressões e operações lógicas mais especializadas.
Características[editar]
Algumas das características do CPLD são em comum comParceiros:
- Memória de configuração não volátil.Ao contrário de muitos FPGAs, uma configuração externaROMnão é necessário e o CPLD pode funcionar imediatamente na inicialização do sistema.
- Para muitos dispositivos CPLD legados, o roteamento restringe a maioria dos blocos lógicos a ter sinais de entrada e saída conectados a pinos externos, reduzindo as oportunidades de armazenamento de estado interno e lógica em camadas profundas.Isso geralmente não é um fator para CPLDs maiores e famílias de produtos CPLD mais recentes.
Outras características são comunsFPGAs:
- Grande número de portões disponíveis.Os CPLDs normalmente têm o equivalente a milhares a dezenas de milhares deportas lógicas, permitindo a implementação de dispositivos de processamento de dados moderadamente complicados.Os PALs normalmente têm no máximo algumas centenas de equivalentes de portas, enquanto os FPGAs normalmente variam de dezenas de milhares a vários milhões.
- Algumas disposições para uma lógica mais flexível do quesoma do produtoexpressões, incluindo caminhos de feedback complicados entre macrocélulas e lógica especializada para implementar várias funções comumente usadas, comointeiro aritmética.
A diferença mais notável entre um CPLD grande e um FPGA pequeno é a presença de memória não volátil no chip no CPLD, o que permite que CPLDs sejam usados para “carregador de inicialização”funções, antes de transferir o controle para outros dispositivos que não possuem seu próprio armazenamento permanente de programas.Um bom exemplo é onde um CPLD é usado para carregar dados de configuração de um FPGA a partir de uma memória não volátil.[1]
Distinções[editar]
Os CPLDs foram um passo evolutivo em relação aos dispositivos ainda menores que os precederam,PLAs(enviado pela primeira vez porSignética), eParceiros.Estes, por sua vez, foram precedidos porlógica padrãoprodutos, que não ofereciam programabilidade e eram usados para construir funções lógicas conectando fisicamente vários chips lógicos padrão (ou centenas deles) juntos (geralmente com fiação em uma placa ou placas de circuito impresso, mas às vezes, especialmente para prototipagem, usandofio revestidofiação).
A principal distinção entre as arquiteturas de dispositivos FPGA e CPLD é que os CPLDs são baseados internamente emTabelas de pesquisa(LUTs) enquanto FPGAs usamblocos lógicos.