XCVU9P-2FLGB2104I – Circuitos integrados, incorporados, matriz de portas programáveis em campo
Atributos do produto
| TIPO | DESCRIÇÃO | SELECIONAR |
| Categoria | Circuitos Integrados (ICs) | |
| Fabricante | AMD | |
| Series | Virtex® UltraScale+™ | |
| Pacote | Bandeja | |
| Status do produto | Ativo | |
| DigiKey programável | Não verificado | |
| Número de LABs/CLBs | 147780 | |
| Número de elementos/células lógicas | 2586150 | |
| Total de bits de RAM | 391168000 | |
| Número de E/S | 702 | |
| Tensão - Alimentação | 0,825 V ~ 0,876 V | |
| Tipo de montagem | Montagem em superfície | |
| Temperatura de operação | -40°C ~ 100°C (TJ) | |
| Pacote/Caso | 2104-BBGA, FCBGA | |
| Pacote de dispositivos do fornecedor | 2104-FCBGA (47,5x47,5) | |
| Número básico do produto | XCVU9 |
Documentos e mídia
| TIPO DE RECURSO | LINK |
| Folhas de dados | Folha de dados do Virtex UltraScale+ FPGA |
| Informação Ambiental | Certificado Xiliinx RoHS |
| Modelos EDA | XCVU9P-2FLGB2104I por Ultra Bibliotecário |
Classificações Ambientais e de Exportação
| ATRIBUTO | DESCRIÇÃO |
| Status RoHS | Compatível com ROHS3 |
| Nível de sensibilidade à umidade (MSL) | 4 (72 horas) |
| ECCN | 3A001A7B |
| HTSU | 8542.39.0001 |
FPGAs
FPGA (Field Programmable Gate Array) é um desenvolvimento adicional de dispositivos programáveis, como PAL (Programmable Array Logic) e GAL (General Array Logic).Ele surgiu como um circuito semipersonalizado no campo de Circuitos Integrados de Aplicação Específica (ASICs), abordando as deficiências dos circuitos personalizados e superando o número limitado de portas dos dispositivos programáveis originais.
O projeto de FPGA não é simplesmente o estudo de chips, mas principalmente o uso de padrões FPGA para o projeto de produtos em outras indústrias.Ao contrário dos ASICs, os FPGAs são mais amplamente utilizados na indústria de comunicações.Através da análise do mercado global de produtos FPGA e fornecedores relacionados, combinado com a situação real atual na China e os principais produtos FPGA nacionais podem ser encontrados na direção de desenvolvimento futuro da tecnologia relevante, tem um papel muito importante na promoção da melhoria geral do nível de ciência e tecnologia da China.
Em contraste com o modelo tradicional de design de chips, os chips FPGA não se limitam a chips de pesquisa e design, mas podem ser otimizados para uma ampla gama de produtos com um modelo de chip específico.Do ponto de vista do dispositivo, o próprio FPGA constitui um típico circuito integrado em um circuito semipersonalizado, contendo módulos de gerenciamento digital, unidades embarcadas, unidades de saída e unidades de entrada.Nesta base, é necessário focar em uma otimização abrangente do chip FPGA, adicionando novas funções de chip, melhorando o design atual do chip, simplificando assim a estrutura geral do chip e melhorando o desempenho.
Estrutura básica:
Os dispositivos FPGA pertencem a um tipo de circuito semipersonalizado em circuitos integrados para fins especiais, que são matrizes lógicas programáveis e podem resolver efetivamente o problema do baixo número do circuito de porta dos dispositivos originais.a estrutura básica do FPGA inclui unidades de entrada e saída programáveis, blocos lógicos configuráveis, módulos de gerenciamento de relógio digital, bloco RAM incorporado, recursos de fiação, núcleos rígidos dedicados incorporados e unidades funcionais incorporadas inferiores.Os FPGAs são amplamente utilizados no campo de projeto de circuitos digitais devido aos seus ricos recursos de fiação, programação repetível e alta integração e baixo investimento.O fluxo de design FPGA inclui design de algoritmo, simulação e design de código, depuração de placa, o designer e os requisitos reais para estabelecer a arquitetura do algoritmo, usar EDA para estabelecer o esquema de design ou HD para escrever o código de design, garantir através da simulação de código A solução de design atende os requisitos reais e, finalmente, a depuração no nível da placa é realizada, usando o circuito de configuração para baixar os arquivos relevantes no chip FPGA para verificar a operação real.











